Navegar por los elementos (1 total)
- Resumen es exacto "En este trabajo se presenta el diseño e implementación de una biblioteca en VHDL para FPGA capaz de comunicarse por USB 3.0 con una PC, a una velocidad de subida de datos de al menos 1280 Mbps. Tiene como objetivo aumentar las prestaciones de un producto de desarrollo nacional que actualmente está limitado por su comunicación USB 2.0. Este proyecto es autocontenido y por ende todo el desarrollo realizado puede ser mostrado. Sin embargo por razones de confidencialidad se omiten del mismo el nombre de la empresa, las personas que trabajan en la misma y ciertos detalles respecto al sistema que se busca mejorar. La realización de este trabajo está basada en gitlab aplicándolo no solo como control de versión, sino también como sistema de documentación del proyecto, gestión de las tareas y seguimiento de avance. Se utilizó un diseño modular, con pruebas unitarias, de integración y de validación. Para el registro de los requerimientos, los ensayos y su trazabilidad se utilizó el programa TestLink. Se utilizaron conocimientos de programación en VHDL, C, JAVA y Matlab, máquinas de estados, políticas de arbitraje tipo Round-Robin, compilación de bibliotecas utilizando GCC y se diseñó un sistema multithread para el software de prueba."
Ordenar por:
